El propósito de este proyecto es implementar un contador de 0 a 9 en VHDL utilizando un un display de 7 segmentos de cátodo común utilizando la tarjeta Symbhia.
El contador se controla mediante 1 bit de inicio/paro y un bit de reseteo. El incremento del conteo es de 1s (Tiempo que se puede cambiar modificando la constante RETRASO_FIN en el código).
Tutorial
Puertos utilizados en la práctica:
- CLK (Entrada – 1 bit): Reloj de la tarjeta a 50MHz.
- INI (Entrada – 1 bit ): Bit de inicio conectado a un switch de la tarjeta Symbhia.
Cuando INI está en ‘1’ inicia el conteo, cuando está en ‘0’ el conteo se detiene. - RESET (Entrada – 1 bit): Bit de reseteo conectado a un switch de la tarjeta Symbhia.
Cuando RESET está en ‘1’, se reinicia el conteo. - DISPLAY (Salida – 7 bits): Salida de 7 bits conectada al display de 7 segmentos.